Monday, May 22, 2023

Modul 1: Percobaan 2 Kondisi 13

Modul 1: Percobaan 2 Kondisi 13



1. Kondisi
 [kembali]

Modul 1 

a. Percobaan 2 Kondisi 13

Buatlah rangkaian seperti pada modul percobaan, kemudian buatlah kondisi dengan inputan berupa saklar SPDT .

·       Rangkaian Sederhana 1 : B= 1, D=0, A=1, C’=1, D= 1

·       Rangkaian Sederhana 2 : B= 1, D=1, A= 1, B=0, C’=1.

2. Gambar Rangkaian [kembali]
a. Percobaan 1 Kondisi 1



3. Video 
[kembali]


a. Percobaan 2 Kondisi 13




4. Prinsip Kerja [kembali]

Percobaan 2 Kondisi 13

Rangkaian yang digunakan pada  percobaan ini memiliki 5 input dan 3 logic gate, dimana pada input masuk ke gerbang XOR dan AND (3 input) dan output dari kedua gerbang tersebut menjadi input gerbang OR.

   Pada kondisi pertama, input yang masuk ke XOR bernilai 1 dan 0, dan input yang masuk ke gerbang AND bernilai 1, 1, dan 1. Gerbang XOR menggunakan operasi penjumlahan eksklusif di mana jika hasil penjumlahan bernilai ganjil maka outputnya bernilai 1 dan jika hasil penjumlahan inputnya bernilai genap maka outputnya bernilai 0. Hasil penjumlahan inut pada gerbang XOR bernilai 1+0=1 maka output gerbang XOR bernilai 1. Pada gerbang AND, operasi yang digunakan adalah perkalian, maka dengan semua input pada gerbang AND bernilai satu didapatkan output gerbang AND juga bernilai 1.

   Kedua output dari rangkaian gerbang XOR dan AND kemudian menjadi input dari gerbang OR, yang mana gerbang OR menggunakan jenis operasi penjumlahan, maka dengan input 1+1=2 maka output dari gerbang OR bernilai 1 yang dapat terlihat pada LOGICPROBE.

    Pada kondisi kedua, input yang masuk ke XOR bernilai 1 dan 1, dan input yang masuk ke gerbang AND bernilai 1, 0, dan 1. Gerbang XOR menggunakan operasi penjumlahan eksklusif di mana jika hasil penjumlahan bernilai ganjil maka outputnya bernilai 1 dan jika hasil penjumlahan inputnya bernilai genap maka outputnya bernilai 0. Hasil penjumlahan inut pada gerbang XOR bernilai 1+1=2 yang berarti outputnya bernilai genap, maka output gerbang XOR bernilai 0. Pada gerbang AND, operasi yang digunakan adalah perkalian, maka dengan semua input pada gerbang AND bernilai 1x0x1=0 maka didapatkan output gerbang AND bernilai 0.

   Kedua output dari rangkaian gerbang XOR dan AND kemudian menjadi input dari gerbang OR, yang mana gerbang OR menggunakan jenis operasi penjumlahan, maka dengan input 0+0=0 maka output dari gerbang OR bernilai 0 yang dapat terlihat pada LOGICPROBE.

 

5. Link Download [kembali]

HTML


Entri yang Diunggulkan

Modul 1 Percobaan 3 Praktikum uP & uC

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Prosedur 2. Hardware dan Diagram Blok 3. Rangkaian Simulasi dan Prinsip Kerja 4. Flow...