Monday, June 5, 2023

Modul 3: Percobaan 3 Kondisi 15




1. Kondisi
 [kembali]

Modul 3
Percobaan 3 Kondisi 15

Buatlah rangkaian seperti gambar percobaan 3.b, ubah gerbang logika menjadi gerbang logika XOR.

2. Gambar Rangkaian [kembali]
a. Percobaan 3 Kondisi 15



Gambar 2.1 Rangkaian Percobaan 3 Kondisi 15

3. Video 
[kembali]

a. Percobaan 3 Kondisi 15



4. Prinsip Kerja [kembali]

a. Percobaan 3 Kondisi 15

↳ Tegangan dengan logika 1 terhubung ke VCC dan digunakan sebagai input untuk 8 saklar SPDT, sedangkan tegangan dengan logika 0 terhubung ke ground. Kemudian terhubung ke IC dengan tipe 74192 dan 74193, yang memiliki 8 input dan 6 output. Input D0 terhubung ke S4, D1 terhubung ke S5, D2 terhubung ke S6, dan D3 terhubung ke S7. Sedangkan input UP terhubung ke output gerbang XOR pertama, DN terhubung ke output gerbang XOR kedua, PL terhubung ke S3, dan MPR terhubung ke S0. Setiap kaki gerbang AND terhubung ke S1 dan S2. Pada rangkaian ini, nilai S4 adalah 1, dan nilai S0, S1, S2, S3, S5, S6, dan S7 diberi masukan 0.

Ketika rangkaian disimulasikan, nilai keluaran Q0 akan menjadi 1, sementara keluaran lainnya akan menjadi 0. Hal ini terjadi karena hanya S4 yang menerima masukan 1 dan terhubung ke D0. Hasilnya, output Q0 menjadi 1. Hal ini sesuai dengan prinsip kerja rangkaian penghitung biner sinkron, dimana output dari flip flop (IC yang digunakan) berubah secara serempak. Hal ini terjadi karena setiap input dikendalikan oleh sinyal clocknya masing-masing. Setiap input memiliki clocknya sendiri, sehingga tidak ada ketergantungan antara output pertama dengan input kedua. Pada rangkaian ini, keluaran hanya bergantung pada jam sinyal, tanpa ketergantungan dengan komponen lainnya. Oleh karena itu, keluaran dapat dikendalikan secara serempak dan permainan tetap stabil.
Di dalam rangkaian ini terdapat gerbang XOR. Seperti yang diketahui, gerbang XOR merupakan gerbang OR eksklusif, yang berarti outputnya akan menjadi 1 jika jumlah input yang dijumlahkan menghasilkan bilangan ganjil, dan akan menjadi 0 jika jumlah input yang dijumlahkan menghasilkan bilangan genap. Dalam kasus ini, kita dapat melihat bahwa switch S1 dengan logika 0 masuk ke gerbang XOR pertama, dan informasi selanjutnya mengenai jam tidak tersedia.

5. Link Download [kembali]

Link Download HTML                  : Download
Link Download Rangkaian            : Download
Link download Video                     : Download
Link datasheet  7404                      : Download
Link datasheet  7432                      : Download
Link datasheet  7486                      : Download
Link datasheet  7408                      : Download








Entri yang Diunggulkan

Modul 1 Percobaan 3 Praktikum uP & uC

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Prosedur 2. Hardware dan Diagram Blok 3. Rangkaian Simulasi dan Prinsip Kerja 4. Flow...